ECE2801_hw4_C08_sol

ECE2801_hw4_C08_sol - ECE2801Homework#4Clocks&Timers

Info iconThis preview shows pages 1–3. Sign up to view the full content.

View Full Document Right Arrow Icon
(Due Monday 2/18/08 At the BEGINNING of class) PLEASE (NEATLY) SHOW ALL WORK !  Comment all code well. Do not make the  grader guess what your doing! All code should be typed. 1)    Below are the values of the FLL+ Clock Module registers for two different  MSP430 applications.  Use the MSP430 User's Guide (Ch 4) to decode the bit  fields for each register.  What are the resulting values of ACLK, MCLK, SMCLK and  ACLK/n in each case.  (20 pts) a) SCFIO = 0x03  SCFI1 = 0x79 <<  Automatically set by FLL+ SCFQCTL = 0x1B FLL_CTL0 = 0x00 FLL_CTL1 = 0x20 ACLK = 32768 Hz (LF crystal frequency),   MCLK = SMCLK = DCOCLK = 0.917504 MHz SCFI0 = 00  0000  11      -- FLLDx = 00 --> D=1;   FNx = 0000 --> 0.65Mhz < f dco  < 6.1 Mhz                                                                               MODx = 11 = set by FLL+ SCFQCTL = 0   001 1011 --> multiplier for  f dco        -- SCFQ_M = 0 = modulation enables;    N = 001 1011 = 27 FLL_CTL0 = 0 0 00 0000       -- DCOPLUS=0 -->no multiply by D;  XTS_FLL =0=LFXT1 is in LF mode           XCAPxPF = 00 = LF cap selection FLL_CTL1 = 0 0 1 0 0000       -- SMCLKOFF = 0 --> SMCLK is ON;  XT2OFF = 1-->HF crystal is OFF;           SELM = 00 --> MCLK = DCOCLK;  SELS = 00--> SMCLK = DCOCLK;           FLL_DIV = 00 --> Divide ACLK by 1 When DCOPLUS = 0        f dco  = (N+1)*f crystal  = 28*32,768 Hz = 0.917504 MHz
Background image of page 1

Info iconThis preview has intentionally blurred sections. Sign up to view the full version.

View Full DocumentRight Arrow Icon
b)  SCFIO = 0x0A SCFI1 = 0x67 SCFQCTL = 0x1F FLL_CTL0 = 0x80         FLL_CTL1 = 0x14  SCFI0 = 00 0010 10      -- FLLDx = 00 --> D=1;   FNx = 0000 --> 2Mhz < f dco  < 17.9 Mhz SCFQCTL = 0   001 1111 --> multiplier for  f dco        -- SCFQ_M = 0 = modulation enables;   N = 001 1111 = 31 FLL_CTL0 = 1 0 00 0000       -- DCOPLUS = 1 = multiply by D;  XTS_FLL = 0 = LFXT1 is in LF mode           XCAPxPF = 00 = LF cap selection FLL_CTL1 = x 0 0 10 1 00       -- SMCLKOFF = 0 = SMCLK is ON;  XT2OFF = 0 = HF crystal is ON;           SELM = 10 = MCLK = XT2CLK = 8MHz;  
Background image of page 2
Image of page 3
This is the end of the preview. Sign up to access the rest of the document.

Page1 / 7

ECE2801_hw4_C08_sol - ECE2801Homework#4Clocks&amp;Timers

This preview shows document pages 1 - 3. Sign up to view the full document.

View Full Document Right Arrow Icon
Ask a homework question - tutors are online