lab3_2_prereport - Pre-report C) Design the hardware...

Info iconThis preview shows page 1. Sign up to view the full content.

View Full Document Right Arrow Icon
This is the end of the preview. Sign up to access the rest of the document.

Unformatted text preview: Pre-report C) Design the hardware circuit for the two stage of programmable gain amplifier circuit. The second stage requires programmable gain of -1 and -10 Minimize the number if GPIO pins for the gain select signal. 1ø Å î ª + first stage r second stage ,él . . x, é 6 op amp ˜ , é l B  + H op amp r . 8 Ç ¶ ª gain r -1, -2.5,- 5, -10 r .r 2-4 decoder 4r switch 8 î ¶ ª + . gain xP r -1 r -10 8 Ç ¶ 2-4decoder r 2 ø Å ¶ ª + switch . x PB é l .r H ¸ª áå Q l 6 N l6 .ø î ¶ stage 8 î ¶ ª op amp r inverting op amp 1rx , 10 8 Ç ¶ ª + .r op amp r input B, l 6 op amp H ž ª áå Qâ 6 N l . l P u l6 ¾E op amp ø î ¶ noise ,é 6 ,él . H ¸ª + á å âl 6 N 6 .r op amp , él analog noise ˜ , é 6 Çî¶+ H ž . Op amp transistor ø Å ¶ ª Pu r , nP u e x oise 7h @ @@ «¾ .8 Ç î ª+ r 1r . PBu , ½ l 6 1 op amp r V+r V-r cap x xPu øÅî+ ª . r GPIO pin l l ªE switch - « ¾ 6 8 Ç î ¶ + 3bit ø î ¶ ª + 8Ç ¶ª . r 2-4 decoder ,Ú r´ PSPICE 8 Ç î ª + A, B ø î ¶ ª , B r low 8 î ¶ + r , A r GPIO pin ø î ¶ ª + , high, low 8 î ¶ ª , Y0, Y1 ˜ ,é l 6 BǶª+ Hž . B él 6 stage ø î ª + stage ˜ Y é l ð î¶ + . stage Pu r noise ˜ , é l BÇ ¶ª , r stage ,é 6 noise H ¸ ª åQ l N l, H ¸ª+ áåQ l6 N l .ø Å î ¶ noise ˜ Y , l 6 Çî¶ + H ž ¸. 8 Ç ¶ + stage r r signal ˜ , é 6 BÇ ¶ª+ H, sx tage r op amp P , él .r B é6 ,ø î ¶ op amp r feedback ˜ Y , l 6 Åî¶ + , . rx P e 7h @@ @«E. •P D) Design and program the software programs for Command client, Command Server, and the programmable gain amplifier driver using GPIO pins r gpio.h B , é l 6 ˜Y,l6 B  GP81, 82, 83 r pin . .rx 3bit r GPIO embedded board H ¸ ª U1 r 71 72 73 .r x Layout ø î ¶ PGA 8 î ¶ ª á Qâ 6 l l U1 r .x8 P ¶ Ç 3pin r define r . ...
View Full Document

Ask a homework question - tutors are online