exafeb05 - ESTRUCTURA y FUNDAMENTOS DE COMPUTADORES II...

Info iconThis preview shows pages 1–2. Sign up to view the full content.

View Full Document Right Arrow Icon

Info iconThis preview has intentionally blurred sections. Sign up to view the full version.

View Full DocumentRight Arrow Icon
This is the end of the preview. Sign up to access the rest of the document.

Unformatted text preview: ESTRUCTURA y FUNDAMENTOS DE COMPUTADORES II Examen teoría. Febrero 2005. 1.(0,75 puntos) ¿Afecta el número de vías en una cache asociativa por conjuntos a la penalización por fallo?. ¿Por qué? NO, la penalización por fallo es el tiempo que se tarda en sustituir un bloque de la cache por un nuevo bloque desde la memoria principal. Este tiempo no depende del número de vías. 2.(1 punto) ¿Cuál es el máximo tamaño de la memoria principal que se podría conectar a un sistema con un memoria cache con mapeado directo, de 8 líneas y escritura directa, si el bloque es de 32 bytes y el tamaño de la cache es de 281 bytes?. 8*(etiq + 32*8+1) = 281*8 bits etiq=24 Líneas bus de direcc.=> 24+3+5=32. Tamaño max. 2 32 3.(0,75 punto). ¿Para qué sirve el intercalado de los bancos de la memoria principal? Teoría 4. (0,75 puntos). Se tiene un sistema con un microprocesador con 24 bits en el bus de direcciones y 32 bits de palabra, con un espacio virtual de direcciones de 4Gbytes y páginas de...
View Full Document

This note was uploaded on 06/12/2010 for the course INFORMATIC 875654 taught by Professor Sas during the Spring '10 term at Valencia.

Page1 / 5

exafeb05 - ESTRUCTURA y FUNDAMENTOS DE COMPUTADORES II...

This preview shows document pages 1 - 2. Sign up to view the full document.

View Full Document Right Arrow Icon
Ask a homework question - tutors are online