S-06 Report - Seal recuperada con 2 ciclos de M y R....

Info iconThis preview shows pages 1–3. Sign up to view the full content.

View Full Document Right Arrow Icon

Info iconThis preview has intentionally blurred sections. Sign up to view the full version.

View Full DocumentRight Arrow Icon
This is the end of the preview. Sign up to access the rest of the document.

Unformatted text preview: Seal recuperada con 2 ciclos de M y R. REPORTE DE INSTRUMENTACIN S-06: CONMUTADOR ANALOGO CMOS Y AMPLIFICADOR DE MUESTREO Y RETENCIN Por: Vctor R. Gonzlez L. Matrcula 805386 Mircoles 22 de septiembre de 2010 Desarrollo del reporte: Introduccin. Los amplificadores de muestreo y retencin (acrnimo en ingls SHA) son circuitos perifricos anlogos que reciben una seal que ha sido acondicionada por un circuito de procesamiento anlogo y presenta un voltaje estable a los convertidores A/D. Los SHA son circuitos fundamentales en lograr un buen desempeo en los sistemas de adquisicin de datos. 1. El procedimiento de diseo del SHA usando las especificaciones dadas en el enunciado del problema. Mostrar el procedimiento para obtener , C h y T- usando SR, I max , I b y el voltaje mximo de cada permitido, V drop . = = . VcmaxSR 5V90Vs 55 6ns = = . Ch ImaxSR 50mA90Vs 555 6pF =- - = * IpolCh VdropT T Ch VdropIpol = . * = 555 6pF 1mV100nA 5556ns 2. Captura del esquemtico del circuito SHA mostrando 2 op amps, conmutadores CMOS y el inversor CMOS....
View Full Document

Page1 / 4

S-06 Report - Seal recuperada con 2 ciclos de M y R....

This preview shows document pages 1 - 3. Sign up to view the full document.

View Full Document Right Arrow Icon
Ask a homework question - tutors are online