S-06 Report - Señal recuperada con 2 ciclos de M y R...

Info iconThis preview shows pages 1–3. Sign up to view the full content.

View Full Document Right Arrow Icon

Info iconThis preview has intentionally blurred sections. Sign up to view the full version.

View Full DocumentRight Arrow Icon
This is the end of the preview. Sign up to access the rest of the document.

Unformatted text preview: Señal recuperada con 2 ciclos de M y R. REPORTE DE INSTRUMENTACIÓN S-06: CONMUTADOR ANALOGO CMOS Y AMPLIFICADOR DE MUESTREO Y RETENCIÓN Por: Víctor R. González L. Matrícula – 805386 Miércoles 22 de septiembre de 2010 Desarrollo del reporte: Introducción. Los amplificadores de muestreo y retención (acrónimo en inglés SHA) son circuitos periféricos análogos que reciben una señal que ha sido acondicionada por un circuito de procesamiento análogo y presenta un voltaje estable a los convertidores A/D. Los SHA son circuitos fundamentales en lograr un buen desempeño en los sistemas de adquisición de datos. 1. El procedimiento de diseño del SHA usando las especificaciones dadas en el enunciado del problema. Mostrar el procedimiento para obtener τ, C h y T-τ usando SR, I max , I b y el voltaje máximo de caída permitido, V drop . ≥ = = . τ ∆VcmaxSR 5V90Vµs 55 6ns ≤ = = . Ch ImaxSR 50mA90Vµs 555 6pF =- - = * IpolCh VdropT τ T τ Ch VdropIpol = . * = 555 6pF 1mV100nA 5556ns 2. Captura del esquemático del circuito SHA mostrando 2 op amps, conmutadores CMOS y el inversor CMOS....
View Full Document

Page1 / 4

S-06 Report - Señal recuperada con 2 ciclos de M y R...

This preview shows document pages 1 - 3. Sign up to view the full document.

View Full Document Right Arrow Icon
Ask a homework question - tutors are online