Apprendre_l__Electronique_en_Partant_de_Z_ro_-_Niveau_1_-_Le_ons_01___28

la masse dalimentation electronique et loisirs

Info iconThis preview shows page 1. Sign up to view the full content.

View Full Document Right Arrow Icon
This is the end of the preview. Sign up to access the rest of the document.

Unformatted text preview: ne pourra pas descendre plus car il appuie déjà sur le sol. Pour pouvoir le bouger vers le bas, le levier devrait se trouver à mi-hauteur (voir figure 481). Figure 481 : Pour mettre le levier en position horizontale, il faut appliquer le poids de la Gate plus vers son point d’appui, et ce déplacement s’obtient en appliquant une tension “négative” sur la Gate. DRAIN POIDS POIDS DRAIN Figure 482 : Une fois ce levier en position horizontale, si l’on essaie de pousser la Gate vers le haut, il est évident que la partie opposée et correspondant au Drain descendra jusqu’à toucher le sol. ELECTRONIQUE et Loisirs magazine Figure 483 : Si, de la position horizontale, on pousse la Gate vers le bas, la partie opposée et correspondant au Drain se lèvera. L’onde sinusoïdale que l’on appliquera sur la Gate déplacera ce levier vers le bas ou vers le haut. 198 Cours d’Electronique – Premier niveau LE COURS 15 V 15 V G D R2 POWER POWER O F F ON V 20 200 1000 750 2 13,2 V 200 2 200µ 2m 20m 200m 10 A 10A R3 Figure 484 : La tension d’alimentation réelle d’un FET est celle que l’on trouvera entre le positif de la pile et la Source. Electroniquement, pour déplacer ce poids, il suffit d’appliquer une tension négative sur la Gate. C’est pour cette raison que le Drain du FET ne sera pas alimenté avec 15 volts, 200m 2K 2 i 2 200µ 2m 20m 200m 10 A 10A A R3 COM mais avec une tension de : 15 – 1,8 = 13,2 volts En fait, si l’on mesure la tension présente entre le positif d’alimentation et la Source, on lira exactement 13,2 volts (voir figure 484). 13,2 V GAIN 12 fois Lorsqu’un signal de polarité positive arrivera sur la Gate, ce côté se baissera (voir figure 483) et, bien sûr, l’extrémité opposée, le Drain, se lèvera. R2 6,6 V G 0,5 D 0,5 S Figure 486 : Si une tension égale à la “moitié” de la tension Vcc (voir figure 485), se trouve sur le Drain d’un FET, on pourra amplifier de 12 fois un signal sinusoïdal composé d’une demi-onde positive et d’une demi-onde négative de 0,5 volt. Donc, si on alimente le FET à l’aide d’une tension de 15 volts, on devra appliquer sur la Gate une tension négative capable de faire descendre la tension présente sur le Drain à 7,5 volts. 13,2 V Si on alimente le FET avec une tension de 20 volts, on devra appliquer sur la Gate une tension négative capable de faire descendre la tension présente sur le Drain à 10 volts. Il faut signaler que la tension d’alimentation Vcc d’un FET ne doit jamais être mesurée entre le positif et la masse, mais toujours entre le positif et la Source (voir figure 484), c’est donc la moitié de la tension d’alimentation qui est prélevée entre le Drain et la Source (voir figure 485). C’est pourquoi, si la tension Vcc que l’on applique entre le Drain et la masse est 2m 20m 10A 20K Figure 485 : Le FET sera parfaitement polarisé lorsqu’on trouvera la moitié de la tension sur les deux pattes, D et S (voir figure 484)...
View Full Document

Ask a homework question - tutors are online