Apprendre_l__Electronique_en_Partant_de_Z_ro_-_Niveau_1_-_Le_ons_01___28

Dplace vers le bas cours delectronique premier niveau

Info iconThis preview shows page 1. Sign up to view the full content.

View Full Document Right Arrow Icon
This is the end of the preview. Sign up to access the rest of the document.

Unformatted text preview: . de 15 volts, mais qu’une tension de 1,8 volt est présente aux bornes de la résistance R3 reliée entre la Source et la masse, on devra soustraire cette valeur des 15 volts. Une fois cette position horizontale obtenue, lorsqu’un signal de polarité négative arrivera sur la Gate, ce côté se lèvera (voir figure 482) et, par conséquent, l’extrémité opposée, le Drain, descendra. Il faut signaler qu’il n’est possible de placer ce levier en position parfaitement horizontale seulement lorsque la tension négative appliquée sur la Gate permet de faire descendre la tension présente sur le Drain d’une valeur égale à la moitié de la valeur Vcc d’alimentation. 200µ V-A-Ω R1 COM déplaçant le poids vers son point d’appui, comme nous l’avons vu sur la figure 481. 200m 200H S A V-A-Ω R1 2 2M A 200H LO 20 20M Ω OHM H I V 200 200K 2 i V 20 200 1000 750 200m 6,6 V 200m 2K POWER ON 2 D G 2m 20m 10A 20K POWER O F F C1 200µ 2M 200K S LO 200m 20M Ω OHM H I V 20 2 200m A R2 C1 GAIN 12 fois R2 6,6 V G 0,7 D 0,7 S Figure 487 : Si on amplifie 12 fois un signal sinusoïdal composé d’une demi-onde positive et d’une négative de 0,7 volt, le signal amplifié, dépassant les lignes du tracé, subira une légère distorsion. ELECTRONIQUE et Loisirs magazine 199 Cours d’Electronique – Premier niveau LE COURS qui atteindra une amplitude maximale de : 13,2 V GAIN 12 fois R2 Lorsqu’une tension de 6,6 volts est présente sur le Drain (voir figure 486), la demi-onde négative appliquée sur la Gate, prendra une valeur de : 8V D G 0,4 0,5 x 12 = 6 volts 6,6 + 6 = 12,6 volts positifs par rapport à la masse 0,4 S Donc, comme vous pouvez le voir sur la figue 486, notre sinusoïde restera à l’intérieur du tracé. Figure 488 : Si la tension présente sur le Drain du FET était non pas de 6,6 mais de 8 volts, on pourrait éviter de couper le signal amplifié en appliquant sur la Gate, un signal de 0,4 + 0,4 volt au lieu de 0,5 + 0,5. 13,2 V GAIN 12 fois 0,4 Si on applique sur la Gate, un signal d’amplitude égale à 1,4 volt crête à crête, c’est-à-dire composé d’une demionde positive de 0,7 volt et d’une demionde négative de 0,7 volt, en amplifiant 12 fois ce signal, on devrait théoriquement prélever sur le Drain un signal de : R2 0,7 volt x 12 = 8,4 volts négatifs G D 5V 0,4 S Figure 489 : Si la tension présente sur le Drain était non pas de 6,6 mais de 5 volts, on devrait à nouveau appliquer sur la Gate un signal de 0,4 + 0,4 volt, pour éviter que la sinusoïde ne sorte du tracé. Donc, pour soulever le côté du Drain à mi-course, on ne devra pas relever entre lui et sa Source une tension de 15 : 2 = 7,5 volts, mais de : (15 – 1,8) : 2 = 6,6 volts (voir figure 485) Comme la valeur de la tension Drain/Source est identique à celle relevée aux bornes de la résistance R2, elle est souvent appelée VR2. Pour comprendre pourquoi la tension sur le Drain doit être égale à la moitié de celle d’alimentation Vcc...
View Full Document

This document was uploaded on 09/23/2013.

Ask a homework question - tutors are online