Apprendre_l__Electronique_en_Partant_de_Z_ro_-_Niveau_1_-_Le_ons_01___28

Puis en comptabilisant en poursuivant le comptage au

Info iconThis preview shows page 1. Sign up to view the full content.

View Full Document Right Arrow Icon
This is the end of the preview. Sign up to access the rest of the document.

Unformatted text preview: Cours d’Electronique – Premier niveau LE COURS relèvera comme étant une impulsion valide, et donc le chiffre sur l’afficheur avancera d’une unité. Interrupteur S2 fermé En fermant l’interrupteur S2 (voir figure 639), la broche 8 de la NAND IC4/C se portera au niveau logique 0 et, puisque sur la broche opposée 9 se trouve déjà un niveau logique 0 (en raison de la présence de la résistance R17 reliée à la masse), sur la sortie de cette NAND, on trouvera un niveau logique 1. passage de la broche de sortie 3 au niveau logique 1 et, par conséquent, le condensateur électrolytique C6 commencera à nouveau à se charger. dont la fréquence dépendra de sa valeur et de la valeur de la résistance R19. Avec les valeurs utilisées, on obtiendra une fréquence d’environ 3 hertz (3 impulsions par seconde), que l’on appliquera sur la broche d’entrée 12 de la dernière NAND référencée IC4/D. Ce condensateur C6 qui se chargera et se déchargera en cycle continu, nous fournira en sortie des ondes carrées C6 2 1 R18 5 C4 8 AUT. 13 0 IC4-D 1 MAN. C6 R19 2 1 R18 5 DS6 R17 3 4 1 IC4-B C4 10 8 1 R16 1 0 IC4-A 09 P1 En supposant que la broche opposée 2 se trouve au niveau logique 0, lorsque la condition logique 0-1 se trouve sur les entrées, on obtient un niveau logique 1 sur la broche de sortie 3, c’està-dire une tension positive. On obtiendra alors la condition 0-1 sur les entrées, ce qui provoquera le 11 IC4-C 6 En reliant à masse la résistance R19, le condensateur électrolytique C6 commencera à se décharger et lorsqu’il sera entièrement déchargé, la broche 2 d’entrée de la NAND se portera au niveau logique 0. 10 12 Figure 637 : Avec l’inverseur S2 ouvert, on retrouvera un niveau logique 0 sur la broche de sortie de la dernière NAND IC4/D. Si vous contrôlez la table de la vérité des NAND (voir figure 647), vous découvrirez qu’en appliquant un niveau logique 1-1 sur les entrées, on obtiendra en sortie un niveau logique 0. En fermant l’interrupteur S2, les entrées de la NAND IC4/A reliée comme INVERTER se porteront au niveau logique 0 et, par conséquent, on retrouvera un niveau logique 1, qui rentrera par la broche 1 de la troisième NAND IC4/B, sur sa sortie. En consultant la table de la vérité d’une NAND, on remarquera que si la condition logique 1-1 se trouve sur les entrées, sa broche de sortie se porte au niveau logique 0, qui correspond à une broche court-circuitée à masse. 1 1 IC4-B S2 C5 Dans ces conditions, la résistance R19 commencera à charger le condensateur électrolytique C6 et lorsque celui-ci se sera chargé, sa broche d’entrée 2 se portera au niveau logique 1 et on obtiendra donc 1-1 sur les deux broches d’entrée. 1 4 1 R17 3 IC4-A 09 DS6 R16 1 0 6 P1 En consultant la table de la vérité d’une NAND (voir figure 647), on constatera qu’en appliquant 0-0 sur les entrées, on obtiendra un niveau logique 1 en sortie. En appuyant sur le bouton P1 (voir figure 640), même...
View Full Document

Ask a homework question - tutors are online