Apprendre_l__Electronique_en_Partant_de_Z_ro_-_Niveau_1_-_Le_ons_01___28

Qu lintrieur elle nest pas relie au positif

Info iconThis preview shows page 1. Sign up to view the full content.

View Full Document Right Arrow Icon
This is the end of the preview. Sign up to access the rest of the document.

Unformatted text preview: s excité, la tension positive externe appliquée à cette résistance est reliée à la masse par l’intermédiaire du levier S3. On retrouve donc, en sor tie, un niveau logique 0. Lorsque le relais est excité, la tension positive d’alimentation externe passe à travers la résistance. On a alors en sortie un niveau logique 1. Les portes à trigger Si l’on trouve sur le dessin graphique de la porte logique une sorte de double S, cela signifie que ses broches d’entrée sont “à seuil”. Par “à seuil” on entend que la por te ne changera de niveau logique de sortie que lorsque les niveaux logiques appliqués sur ses entrées atteindront une valeur déterminée. Dans une porte NAND avec astérisque, le positif de l’alimentation n’est jamais relié à l’inverseur interne. On utilise des portes à trigger de façon à les rendre insensibles aux perturbations qui pourraient se trouver sur les signaux appliqués sur ses entrées. Donc, pour obtenir un niveau logique 1 en sor tie, on doit nécessairement Pour mieux vous faire comprendre la différence qui existe entre une porte à 1 1 0 0 Figure 590 : Sur la sortie d’une porte munie de deux entrées, on retrouve le même signal numérique que celui appliqué sur l’une des deux entrées seulement si l’entrée opposée est reliée au positif d’alimentation. Pour confirmation, se référer à la table de vérité. ELECTRONIQUE et Loisirs magazine Figure 591 : Si on relie une entrée à la masse (niveau logique 0), quel que soit le signal que l’on appliquera sur l’entrée opposée, il n’atteindra jamais la sortie. On peut donc utiliser une porte logique également comme commutateur électronique. 257 Cours d’Electronique – Premier niveau LE COURS 5V 10 V 15 V V NIV. LOG. 1 2/3 V 3,3 V 6,7 V 10 V 1,7 V 3,3 V 5V CONDITION INCERTAINE 1/3 V NIV. LOG. 0 Figure 593 : Tous les circuits intégrés CMOS qui peuvent être alimentés par des tensions de 5 à 15 volts reconnaissent un niveau logique 0 lorsqu’un signal ne dépassant pas 1/3 de la tension d’alimentation est appliqué sur l’entrée et reconnaissent un niveau logique 1 lorsque l’on applique un signal dépassant les 2/3 de la tension d’alimentation sur l’entrée. Figure 592 : Les portes logiques sont toujours placées à l’intérieur d’un circuit intégré muni de 14 ou 16 broches. Sur une seule extrémité du corps se trouve un repère-détrompeur en forme de U qui nous permet de reconnaître la broche 1 (voir les figures 594 et 595). trigger et une porte normale, prenons l’exemple de la por te la plus simple, c’est-à-dire l’INVERTER munie d’une seule entrée. La porte normale : vous pouvez observer sur le dessin de la figure 586 que la broche d’entrée peut reconnaître, comme niveau logique 1, n’impor te quelle tension supérieure à 0,5 volt et comme niveau logique 0, n’impor te quelle tension inférieure à 2,5 volts. Ces deux valeurs font référence à une porte logique alimentée à l...
View Full Document

Ask a homework question - tutors are online