Apprendre_l__Electronique_en_Partant_de_Z_ro_-_Niveau_1_-_Le_ons_01___28

Sont reprsents sur la figure 343 circuit imprim

Info iconThis preview shows page 1. Sign up to view the full content.

View Full Document Right Arrow Icon
This is the end of the preview. Sign up to access the rest of the document.

Unformatted text preview: kHz 550 kHz 600 kHz 690 kHz 770 kHz 830 kHz 970 kHz 1 130 kHz 1 240 kHz 1 380 kHz 1 590 kHz 1 900 kHz Tableau 20. Note : les valeurs de la capacité et de la fréquence sont approximatives en raison de la tolérance des diodes varicap. Le signal de l’émetteur capté sera envoyé, par l’intermédiaire du condensateur C4 de 22 picofarads, sur la “gate” du transistor FET, nommé FT1 sur le schéma électrique. Sur la “drain” de ce FET on prélèvera, par l’intermédiaire du condensateur C11 de 100 nanofarads, le signal HF amplifié, qui sera ensuite appliqué sur le potentiomètre R14 que nous utiliserons comme contrôle de volume. Le signal HF que l’on prélèvera sur le curseur de ce potentiomètre sera envoyé sur la broche 3 du circuit intégré IC1, un TBA820, qui contient un amplificateur de puissance complet pour signaux basse fré- quence. En reliant un petit haut-parleur sur la broche de sortie 7 de ce circuit intégré, on pourra écouter tous les émetteurs que l’on captera. Ceci étant dit, revenons à la diode de redressement DG1, afin de signaler que sur sa patte de sor tie, appelée Ce FET amplifiera le signal de 10 à 15 fois environ, nous permettant ainsi d’obtenir sur sa patte de sor tie, appelée “drain”, un signal HF d’une amplitude 10 ou 15 fois supérieure à celle se trouvant aux bornes de la bobine L2. En tournant le bouton du potentiomètre vers la broche côté masse, on obtiendra la capacité maximale, c’est-à-dire 275 picofarads. La self JAF1, reliée sur le “drain” de ce FET, empêchera le signal HF que nous avons amplifié, d’atteindre la résistance R6 et donc, de se décharger sur la tension d’alimentation des 15 volts positifs. En le tournant au contraire vers la résistance R2, on obtiendra la capacité mini- Le signal HF ne pouvant traverser la self JAF1, il devra obligatoirement tra- ELECTRONIQUE et Loisirs magazine 135 Figure 351 : Le pot MF1 se présente comme un petit parallélépipède métallique dans lequel se trouvent serties les deux bobines L1 et L2. Cours d’Electronique – Premier niveau LE COURS ANTENNE A B C3 R2 C1 C2 C6 C12 R12 HP DL1 15 V JAF1 R1 DG1 C7 C4 FT2 C10 G C11 6 D S FT1 7 3 D G MF1 R17 C13 R6 ACCORD R3 2 C15 IC1 1 C16 S DV1 L1 DS1 R11 R9 L2 R7 R4 R10 R13 R14 R15 VOL. C8 5 4 R16 C14 DV2 C17 C5 R8 R5 C9 TERRE Figure 352 : Schéma électrique du récepteur ondes moyennes. S K A G BB 112 D COMPENSATION GAIN ADJ. IN GND J 310 1 2 8 7 3 4 6 5 RIPPLE ADJ. REACTION Vcc OUT A K DIODE LED TBA 820M L1 A K L2 MF1 Figure 353 : Connexions des pattes des diodes varicap BB112, des FET J310 et du pot moyenne fréquence MF1 vues du dessous. Seules les connexions du circuit intégré TBA820/M sont vues du dessus. Souvenez-vous que la patte la plus longue de la diode DL1 est l’anode (A), et la plus courte la cathode (K). anode, on trouvera une tension négative, dont l’amplitude s’avérera proportionnelle à celle du signal haute fréquence capté par l’antenne. En in...
View Full Document

Ask a homework question - tutors are online